삼성전자, 반도체 패키징 기술도 '초격자'... "24GB 고대역폭 메모리(HBM) 양산"
삼성전자, 반도체 패키징 기술도 '초격자'... "24GB 고대역폭 메모리(HBM) 양산"
  • 배태호
  • 승인 2019.10.07
  • 댓글 0
이 기사를 공유합니다
이 기사를 번역합니다

[팍스경제TV 배태호 기자]

'3D-TSV' 기술 적용시 8단과 12단 구조 비교 이미지 (자료제공-삼성전자)

삼성전자(대표 김기남 김현석 고동진)가 업계 최초로 '12단 3D-TSV(3차원 실리콘 관통전극, 3D Through Silicon Via)' 기술을 개발했다고 7일 밝혔습니다.

이를 통해 패키징 기술에서도 초격차를 이어간다는 의지입니다.

'12단 3D-TSV'는 기존 금선(와이어)을 이용해 칩을 연결하는 대신 반도체 칩 상단과 하단에 머리카락 굵기의 20분의 1수준인 수 마이크로미터 직경의 전자 이동 통로(TSV) 6만 개를 만들어 오차 없이 연결하는 첨단 패키징 기술입니다.

종이(100㎛)의 절반 이하 두께로 가공한 D램 칩 12개를 쌓아 수직으로 연결하는 기술로 고도의 정밀성이 필요해 반도체 패키징 중 가장 난이도가 높습니다.

'3D-TSV'와 '와이어 본딩' 비교 이미지 (자료제공-삼성전자)
'3D-TSV'와 '와이어 본딩' 비교 이미지 (자료제공-삼성전자)

'3D-TSV'는 기존 와이어 본딩(Wire Bonding) 기술보다 칩들 간 신호를 주고받는 시간이 짧아져 속도와 소비전력을 획기적으로 개선할 수 있는 점이 특징입니다.

삼성전자는 기존 8단 적층 HBM2 제품과 동일한 패키지 두께(720㎛, 업계 표준)를 유지하면서도 12개의 D램 칩을 적층해 고객들은 별도의 시스템 디자인 변경 없이 보다 높은 성능의 차세대 고용량 제품을 출시할 수 있게 됐습니다.

또한 고대역폭 메모리에 '12단 3D-TSV' 기술을 적용해 기존 8단에서 12단으로 높여 용량도 1.5배 늘릴 수 있습니다.

이 기술에 최신 16Gb D램 칩을 적용하면 업계 최대 용량인 24GB HBM(고대역폭 메모리, High Bandwidth Memory) 제품도 구현할 수 있습니다. 이는 현재 주력으로 양산 중인 8단 8GB 제품보다 3배 늘어난 용량입니다.

삼성전자 DS부문 TSP총괄 백홍주 부사장은 "인공지능, 자율주행, HPC(High-Performance Computing) 등 다양한 응용처에서 고성능을 구현할 수 있는 최첨단 패키징 기술이 날로 중요해지고 있다"라며, "기술의 한계를 극복한 혁신적인 '12단 3D-TSV 기술'로 반도체 패키징 분야에서도 초격차 기술 리더십을 이어가겠다"라고 말했습니다.

삼성전자는 고객 수요에 맞춰 '12단 3D-TSV' 기술을 적용한 고용량 HBM 제품을 적기에 공급해 프리미엄 반도체 시장을 계속 선도한다는 계획입니다.



댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글 0
댓글쓰기
계정을 선택하시면 로그인·계정인증을 통해
댓글을 남기실 수 있습니다.